简介
《高等院校信息技术规划教材:数字逻辑与数字系统设计·基于Proteus VSM和Verilog HDL》比较全面地介绍了数字电路的基本概念和工作原理,并以Proteus ISIS为辅助工具,用可视化方式实现数字逻辑电路的分析和设计,有利于加深读者对数字逻辑电路和数字系统设计的理解和掌握。与此同时,通过大量实例将目前数字系统设计中常用的Verilog硬件描述语言引入数字逻辑电路的设计过程中,使读者尽可能早地接触到新的设计方法,不仅为本课程的教学开拓新路,同时也为将此类方法用于后续课程的学习打下良好基础。《高等院校信息技术规划教材:数字逻辑与数字系统设计·基于Proteus VSM和Verilog HDL》内容包括基础知识、逻辑代数基础、逻辑门电路、组合逻辑基础、组合逻辑电路、时序逻辑基础、时序逻辑电路、脉冲数字电路、转换电路、可编程逻辑基础、数字系统设计基础等。
目录
第1章基础知识
1.1概述
1.1.1数字信号与模拟信号
1.1.2数字系统的基本结构
1.2常用数制及其转换
1.2.1十进制
1.2.2二进制
1.2.3二进制与十进制之间的相互转换
1.2.4 八进制数和十六进制数及其与二进制数之间的转换
1.2.5八进制在数制转换中的桥梁作用
1.2.6不同数制数据的后缀表示
1.3带符号二进制数的表示方法
1.3.1原码
1.3.2反码
1.3.3补码
1.3.4二进制数的加、减法运算
1.4常用编码
1.4.1二一十进制编码(BCD码)
1.4.2格雷码
1.4.3 ASCII码
1.5 Proteus软件简介
1.5.1 Proteus简介
1.5.2 Proteus ISIS简介
1.5.3 Proteus ISIS实用快捷键
本章小结
思考题与习题
第2章逻辑代数基础
2.1逻辑变量与逻辑函数
2.2基本逻辑运算与基本逻辑门
2.2.1逻辑与运算和与门
2.2.2逻辑或运算和或门
2.2.3逻辑非运算和非门
2.2.4基本逻辑门的其他符号表示
2.2.5 由基本逻辑门构成的其他复合门
2.3逻辑代数的公式与规则
2.3.1基本公式
2.3.2常用公式
2.3.3关于等式的基本规则
2.4逻辑函数的表示方法
2.4.1逻辑真值表
2.4.2逻辑函数表达式
2.4.3逻辑图
2.4.4卡诺图
2.4.5波形图
2.5逻辑函数的标准形式
2.5.1常用的逻辑函数式
2.5.2逻辑函数的与一或式和或一与式
2.5.3最小项和最大项
2.5.4逻辑函数的标准与一或式和标准或一与式
2.6逻辑函数的化简方法
2.6.1逻辑函数的公式法化简
2.6.2逻辑函数的卡诺图法化简
本章小结
思考题与习题
第3章逻辑门电路
3.1基本逻辑门电路
3.1.1二极管门电路
3.1.2三极管非门电路
3.2 CMOS管门电路
3.2.1 CMOS反相器
3.2.2 CMoS与非门
……
第4章组合逻辑基础
第5章组合逻辑电路
第6章 时序逻辑基础
第7章时序逻辑电路
第8章脉冲数字电路
第9章转换电路
第10章可编程逻辑基础
第11章数字系统设计基础
附录A Proteus ISIS用法简介
附录B Verilog HDL语言简介
附录C Quartus Ⅱ9.1集成开发环境用法简介
附录D常用IC引脚图
参考文献
1.1概述
1.1.1数字信号与模拟信号
1.1.2数字系统的基本结构
1.2常用数制及其转换
1.2.1十进制
1.2.2二进制
1.2.3二进制与十进制之间的相互转换
1.2.4 八进制数和十六进制数及其与二进制数之间的转换
1.2.5八进制在数制转换中的桥梁作用
1.2.6不同数制数据的后缀表示
1.3带符号二进制数的表示方法
1.3.1原码
1.3.2反码
1.3.3补码
1.3.4二进制数的加、减法运算
1.4常用编码
1.4.1二一十进制编码(BCD码)
1.4.2格雷码
1.4.3 ASCII码
1.5 Proteus软件简介
1.5.1 Proteus简介
1.5.2 Proteus ISIS简介
1.5.3 Proteus ISIS实用快捷键
本章小结
思考题与习题
第2章逻辑代数基础
2.1逻辑变量与逻辑函数
2.2基本逻辑运算与基本逻辑门
2.2.1逻辑与运算和与门
2.2.2逻辑或运算和或门
2.2.3逻辑非运算和非门
2.2.4基本逻辑门的其他符号表示
2.2.5 由基本逻辑门构成的其他复合门
2.3逻辑代数的公式与规则
2.3.1基本公式
2.3.2常用公式
2.3.3关于等式的基本规则
2.4逻辑函数的表示方法
2.4.1逻辑真值表
2.4.2逻辑函数表达式
2.4.3逻辑图
2.4.4卡诺图
2.4.5波形图
2.5逻辑函数的标准形式
2.5.1常用的逻辑函数式
2.5.2逻辑函数的与一或式和或一与式
2.5.3最小项和最大项
2.5.4逻辑函数的标准与一或式和标准或一与式
2.6逻辑函数的化简方法
2.6.1逻辑函数的公式法化简
2.6.2逻辑函数的卡诺图法化简
本章小结
思考题与习题
第3章逻辑门电路
3.1基本逻辑门电路
3.1.1二极管门电路
3.1.2三极管非门电路
3.2 CMOS管门电路
3.2.1 CMOS反相器
3.2.2 CMoS与非门
……
第4章组合逻辑基础
第5章组合逻辑电路
第6章 时序逻辑基础
第7章时序逻辑电路
第8章脉冲数字电路
第9章转换电路
第10章可编程逻辑基础
第11章数字系统设计基础
附录A Proteus ISIS用法简介
附录B Verilog HDL语言简介
附录C Quartus Ⅱ9.1集成开发环境用法简介
附录D常用IC引脚图
参考文献
基于Proteus VSM和Verilog HDL
- 名称
- 类型
- 大小
光盘服务联系方式: 020-38250260 客服QQ:4006604884
云图客服:
用户发送的提问,这种方式就需要有位在线客服来回答用户的问题,这种 就属于对话式的,问题是这种提问是否需要用户登录才能提问
Video Player
×
Audio Player
×
pdf Player
×