简介
本书系统地介绍了数字逻辑电路的基本理论、数字逻辑电路的分析和设计方法、数字集成电路的功能和应用,以及可编程逻辑器件的构成原理和设计方法,并介绍了仿真软件在数学逻辑电路分析和设计中的应用。
每章末附有习题,书后附有实验及部分集成电路的资料。
本书可作为高等职业学校和中等职业学校电子技术、电子与信息技术、通信技术、自动控制和机电类等专业基础课教材,也可供从事电子、信息技术有关人员参考。
目录
1 数字电路基础
1.1 模拟信号和数字信号
1.1.1 模拟信号
1.1.2 数字信号
1.2 数制和码制
1.2.1 十进制数
1.2.2 二进制数
1.2.3 进制之间的相互转换
1.2.4 BCD编码
1.2.5 格雷码
1.3 逻辑代数基础
1.3.1 基本逻辑运算
1.3.2 复合逻辑运算
1.3.3 逻辑代数的基本定律及规则
1.3.4 逻辑函数的表示方法
1.3.5 逻辑函数的变换和化简
1.3.6 逻辑函数的表达式
1.3.7 卡诺图化简法
1.3.8 具有无关项的函数化简
1.3.9 利用Multisim软件进行逻辑化简
1.4 本章小结
习题
2 逻辑门电路
2.1 概述
2.2 分立元件门电路
2.2.1 二极管与门
2.2.2 二极管或门
2.2.3 三极管非门——反相器
2.3 TTL集成逻辑门电路
2.3.1 标准TTL与非门电路
2.3.2 输入特性
2.3.3 输出特性
2.3.4 TTL集成门电路的改进
2.3.5 TTL集成门电路的其他形式
2.4 CMOS集成门电路
2.4.1 CMOS门电路
2.4.2 其他类型的门电路
2.5 门电路使用注意事项
2.5.1 电源要求
2.5.2 输入电压要求
2.5.3 输出负载问题
2.5.4 工作和运输环境问题
2.6 本章小结
习题2
3 组合逻辑电路
3.1 概述
3.2 组合逻辑电路的分析和设计
3.2.1 组合逻辑电路的分析
3.2.2 组合逻辑电路的设计
3.2.3 组合逻辑电路设计中的实际问题
3.2.4 Multisim在组合逻辑电路设计和分析中的应用
3.3 译码器
3.3.1 变量译码器
3.3.2 常见的数码显示器件
3.3.3 显示译码驱动器
3.4 编码器
3.4.1 普通编码器
3.4.2 优先编码器
3.5 多路选择器和多路分配器
3.5.1 多路选择器
3.5.2 多路分配器
3.5.3 模拟多路调制解调器
3.6 组合逻辑电路的竞争-冒险现象
3.6.1 组合逻辑电路竞争-冒险现象产生的原因
3.6.2 组合逻辑电路竞争-冒险现象的判断
3.6.3 组合逻辑电路竞争-冒险现象的消除
3.7 本章小结
习题3
4 组合逻辑电路的PLD实现
4.1 概述
4.2 只读存储器
4.2.1 只读存储器的结构及工作原理
4.2.2 一次可编程只读存储器
4.2.3 紫外光可擦除只读存储器
4.2.4 电可擦除只读存储器
4.2.5 只读存储器实现组合逻辑函数
4.3 可编程逻辑器件基础
4.3.1 可编程逻辑器件的特点
4.3.2 可编程逻辑器件的构成原理
4.3.3 可编程逻辑器件的表示方法
4.3.4 可编程逻辑器件的输出结构
4.3.5 GAL器件
4.4 可编程逻辑器件的设计
4.4.1 可编程逻辑器件的设计步骤
4.4.2 可编程逻辑器件设计软件简介
4.4.3 可编程逻辑器件设计举例
4.5 本章小结
习题4
5 触发器
5.1 概述
5.2 基本RS锁存器
5.2.1 RS锁存器的电路结构和工作原理
5.2.2 RS锁存器的状态真值表及特征方程
5.2.3 RS锁存器应用举例
5.3 钟控锁存器
5.3.1 钟控RS锁存器
5.3.2 钟控D锁存器
5.3.3 钟控锁存器存在的空翻现象
5.4 主从触发器
5.4.1 主从D触发器
5.4.2 主从JK触发器
5.4.3 主从JK触发器的一次翻转现象
5.4.4 实用主从JK触发器
5.5 边沿触发器
5.5.1 维持阻塞型边沿触发器
5.5.2 利用传输延迟实现的边沿触发器
5.5.3 CMOS边沿触发器
5.6 本章小结
习题5
6 时序电路
6.1 概述
6.2 同步时序电路分析
6.3 同步时序电路设计
6.3.1 同步时序电路的设计步骤
6.3.2 同步时序电路设计举例
6.3.3 同步时序电路自启动设计方法
6.4 计数器
6.4.1 计数器分类
6.4.2 计数器电路的描述
6.4.3 计数器模数的变换
6.4.4 计数器应用举例
6.5 寄存器
6.5.1 数码寄存器和锁存器
6.5.2 寄存器的工作模式
6.5.3 集成多功能寄存器
6.5.4 移位寄存器的应用
6.6 异步时序电路分析
6.7 本章小结
习题6
7 脉冲信号的产生和变换
7.1 555定时器电路
7.1.1 555定时器内部结构
7.1.2 555定时器功能描述
7.2脉冲信号的产生
7.2.1 555定时器构成的振荡器电路
7.2.2 CMOS石英晶体振荡器电路
7.3 单稳态触发器
7.3.1 单稳态触发器的特点
7.3.2 单稳态触发器电路
7.3.3 单稳态触发器电路的应用
7.4 施密特触发器
7.4.1 施密特触发器的特点
7.4.2 常见的施密特触发器
7.4.3 施密特触发器的应用
7.5 脉冲信号的变换
7.5.1 非方波信号变换为方波信号
7.5.2 方波的频率变换
7.5.3 方波占空比的改变
7.6 本章小结
习题7
8 时序电路的PLD实现
8.1 时序电路的编程
8.2 GAL器件的实现方法
8.3 时序电路可编程器件的设计
8.3.1 时序电路设计中的ABEL-HDL语言
8.3.2 时序电路的语言描述
8.3.3 时序电路的设计举例
8.4 本章小结
9 数模转换和模数转换电路
9.1 概述
9.2 D/A转换电路
9.2.1 权电阻网络D/A转换电路
9.2.2 倒梯形电阻网络D/A转换电路
9.2.3 集成D/A转换电路DAC
9.2.4 D/A转换电路应用举例
9.3 A/D转换电路
9.3.1 A/D转换的基本原理
9.3.2 直接A/D转换电路
9.3.3 间接A/D转换电路
9.4 本章小结
习题9
10 实验
10.1 TTL门电路逻辑功能测试
10.2 逻辑功能变换
10.3 组合逻辑电路
10.4 组合逻辑电路仿真分析和设计
10.5 变量译码器
10.6 数码显示电路
10.7 4输入多路选择器
10.8 PLD实现组合逻辑
10.9 JK触发器
10.10 计数器
10.11 PLD 实现时序电路
附录A 部分集成电路详细资料
A1 54/74LS00四2输入TTL与非门
A2 54/74H000四2输入CMOS与非门
A3 54/741S10三3输入与非门
A4 54/74L532四2输入或门
A5 54/74LS112双边沿JK触发器(带清零和预置)
A6 54/74LS138 3-8线译码器
A7 54/74LS153 双4选1数据选择器
A8 54/74LS163 4位二进制同步计数器
A9 54/74LS194 4位双向通用移位寄存器
A10 CD4511 BCD-锁存/7段译码/驱动器
附录B 部分集成电路管脚排布
参考文献
1.1 模拟信号和数字信号
1.1.1 模拟信号
1.1.2 数字信号
1.2 数制和码制
1.2.1 十进制数
1.2.2 二进制数
1.2.3 进制之间的相互转换
1.2.4 BCD编码
1.2.5 格雷码
1.3 逻辑代数基础
1.3.1 基本逻辑运算
1.3.2 复合逻辑运算
1.3.3 逻辑代数的基本定律及规则
1.3.4 逻辑函数的表示方法
1.3.5 逻辑函数的变换和化简
1.3.6 逻辑函数的表达式
1.3.7 卡诺图化简法
1.3.8 具有无关项的函数化简
1.3.9 利用Multisim软件进行逻辑化简
1.4 本章小结
习题
2 逻辑门电路
2.1 概述
2.2 分立元件门电路
2.2.1 二极管与门
2.2.2 二极管或门
2.2.3 三极管非门——反相器
2.3 TTL集成逻辑门电路
2.3.1 标准TTL与非门电路
2.3.2 输入特性
2.3.3 输出特性
2.3.4 TTL集成门电路的改进
2.3.5 TTL集成门电路的其他形式
2.4 CMOS集成门电路
2.4.1 CMOS门电路
2.4.2 其他类型的门电路
2.5 门电路使用注意事项
2.5.1 电源要求
2.5.2 输入电压要求
2.5.3 输出负载问题
2.5.4 工作和运输环境问题
2.6 本章小结
习题2
3 组合逻辑电路
3.1 概述
3.2 组合逻辑电路的分析和设计
3.2.1 组合逻辑电路的分析
3.2.2 组合逻辑电路的设计
3.2.3 组合逻辑电路设计中的实际问题
3.2.4 Multisim在组合逻辑电路设计和分析中的应用
3.3 译码器
3.3.1 变量译码器
3.3.2 常见的数码显示器件
3.3.3 显示译码驱动器
3.4 编码器
3.4.1 普通编码器
3.4.2 优先编码器
3.5 多路选择器和多路分配器
3.5.1 多路选择器
3.5.2 多路分配器
3.5.3 模拟多路调制解调器
3.6 组合逻辑电路的竞争-冒险现象
3.6.1 组合逻辑电路竞争-冒险现象产生的原因
3.6.2 组合逻辑电路竞争-冒险现象的判断
3.6.3 组合逻辑电路竞争-冒险现象的消除
3.7 本章小结
习题3
4 组合逻辑电路的PLD实现
4.1 概述
4.2 只读存储器
4.2.1 只读存储器的结构及工作原理
4.2.2 一次可编程只读存储器
4.2.3 紫外光可擦除只读存储器
4.2.4 电可擦除只读存储器
4.2.5 只读存储器实现组合逻辑函数
4.3 可编程逻辑器件基础
4.3.1 可编程逻辑器件的特点
4.3.2 可编程逻辑器件的构成原理
4.3.3 可编程逻辑器件的表示方法
4.3.4 可编程逻辑器件的输出结构
4.3.5 GAL器件
4.4 可编程逻辑器件的设计
4.4.1 可编程逻辑器件的设计步骤
4.4.2 可编程逻辑器件设计软件简介
4.4.3 可编程逻辑器件设计举例
4.5 本章小结
习题4
5 触发器
5.1 概述
5.2 基本RS锁存器
5.2.1 RS锁存器的电路结构和工作原理
5.2.2 RS锁存器的状态真值表及特征方程
5.2.3 RS锁存器应用举例
5.3 钟控锁存器
5.3.1 钟控RS锁存器
5.3.2 钟控D锁存器
5.3.3 钟控锁存器存在的空翻现象
5.4 主从触发器
5.4.1 主从D触发器
5.4.2 主从JK触发器
5.4.3 主从JK触发器的一次翻转现象
5.4.4 实用主从JK触发器
5.5 边沿触发器
5.5.1 维持阻塞型边沿触发器
5.5.2 利用传输延迟实现的边沿触发器
5.5.3 CMOS边沿触发器
5.6 本章小结
习题5
6 时序电路
6.1 概述
6.2 同步时序电路分析
6.3 同步时序电路设计
6.3.1 同步时序电路的设计步骤
6.3.2 同步时序电路设计举例
6.3.3 同步时序电路自启动设计方法
6.4 计数器
6.4.1 计数器分类
6.4.2 计数器电路的描述
6.4.3 计数器模数的变换
6.4.4 计数器应用举例
6.5 寄存器
6.5.1 数码寄存器和锁存器
6.5.2 寄存器的工作模式
6.5.3 集成多功能寄存器
6.5.4 移位寄存器的应用
6.6 异步时序电路分析
6.7 本章小结
习题6
7 脉冲信号的产生和变换
7.1 555定时器电路
7.1.1 555定时器内部结构
7.1.2 555定时器功能描述
7.2脉冲信号的产生
7.2.1 555定时器构成的振荡器电路
7.2.2 CMOS石英晶体振荡器电路
7.3 单稳态触发器
7.3.1 单稳态触发器的特点
7.3.2 单稳态触发器电路
7.3.3 单稳态触发器电路的应用
7.4 施密特触发器
7.4.1 施密特触发器的特点
7.4.2 常见的施密特触发器
7.4.3 施密特触发器的应用
7.5 脉冲信号的变换
7.5.1 非方波信号变换为方波信号
7.5.2 方波的频率变换
7.5.3 方波占空比的改变
7.6 本章小结
习题7
8 时序电路的PLD实现
8.1 时序电路的编程
8.2 GAL器件的实现方法
8.3 时序电路可编程器件的设计
8.3.1 时序电路设计中的ABEL-HDL语言
8.3.2 时序电路的语言描述
8.3.3 时序电路的设计举例
8.4 本章小结
9 数模转换和模数转换电路
9.1 概述
9.2 D/A转换电路
9.2.1 权电阻网络D/A转换电路
9.2.2 倒梯形电阻网络D/A转换电路
9.2.3 集成D/A转换电路DAC
9.2.4 D/A转换电路应用举例
9.3 A/D转换电路
9.3.1 A/D转换的基本原理
9.3.2 直接A/D转换电路
9.3.3 间接A/D转换电路
9.4 本章小结
习题9
10 实验
10.1 TTL门电路逻辑功能测试
10.2 逻辑功能变换
10.3 组合逻辑电路
10.4 组合逻辑电路仿真分析和设计
10.5 变量译码器
10.6 数码显示电路
10.7 4输入多路选择器
10.8 PLD实现组合逻辑
10.9 JK触发器
10.10 计数器
10.11 PLD 实现时序电路
附录A 部分集成电路详细资料
A1 54/74LS00四2输入TTL与非门
A2 54/74H000四2输入CMOS与非门
A3 54/741S10三3输入与非门
A4 54/74L532四2输入或门
A5 54/74LS112双边沿JK触发器(带清零和预置)
A6 54/74LS138 3-8线译码器
A7 54/74LS153 双4选1数据选择器
A8 54/74LS163 4位二进制同步计数器
A9 54/74LS194 4位双向通用移位寄存器
A10 CD4511 BCD-锁存/7段译码/驱动器
附录B 部分集成电路管脚排布
参考文献
数字逻辑电路
- 名称
- 类型
- 大小
光盘服务联系方式: 020-38250260 客服QQ:4006604884
云图客服:
用户发送的提问,这种方式就需要有位在线客服来回答用户的问题,这种 就属于对话式的,问题是这种提问是否需要用户登录才能提问
Video Player
×
Audio Player
×
pdf Player
×